|
FPGA ¼³°è[ÃÊÀ½ÆÄ Áø´Ü±â Àü¹®±â¾÷] |
|
|
|
|
|
±â¾÷Á¤º¸ |
ÃÊÀ½ÆÄ Áø´Ü±â Àü¹®±â¾÷ |
|
¾÷¹«³»¿ë |
- FPGA ·ÎÁ÷ ¼³°è - HDL (Verilog, VHDL, System Verilog) ¹× EDA ToolÀ» »ç¿ëÇÑ FPGA ¼³°è - ÃÊÀ½ÆÄ ¼Û¼ö½Å Á¦¾î¸¦ À§ÇÑ È¸·Î ºÎÇ° (Pulser, AFE µî) °úÀÇ ÀÎÅÍÆäÀ̽º, ´ë¿ë·® °í¼Ó µ¥ÀÌÅÍ Àü¼Û (JESD204, PCIe, GTX µî), ÃÊÀ½ÆÄ ½Åȣó¸® ¾Ë°í¸®Áò µîÀ» FPGA ·ÎÁ÷À¸·Î ±¸Çö - ¾ç»ê Á¦Ç° À¯Áö º¸¼ö - ¼º´É ¹× ±â´É °³¼± - ¾ç»ê Á¦Ç°ÀÇ FPGA °ü·Ã À̽´ ¹ß»ý ½Ã ¿øÀÎ ºÐ¼® ¹× ´ëÃ¥ ¸¶·Ã
|
|
ÀÚ°Ý¿ä°Ç |
* - HDL (Verilog, VHDL, System Verilog) »ç¿ë ´É·Â - Vivado, Vitis Tools »ç¿ë ´É·Â - Modelsim, Ncsim, Vivado Simulation Tool »ç¿ë ´É·Â
|
|
* Á÷±Þ |
- ´ë¸®,°úÀå |
|
* ¿Ü±¹¾î»çÇ× |
- |
|
* ±Ù¹«Áö |
- ¼¿ï |
|
* ±âŸÀÚ°Ý¿ä°Ç |
- | - FPGA¸¦ ÀÌ¿ëÇÑ °í¼Ó Interface Digitalȸ·Î ¼³°è °æÇè º¸À¯ - ÃÊÀ½ÆÄ Áø´Ü±â±â ½Åȣó¸® °ü·Ã °æÇè º¸À¯
|
|
|
|
|
¸¶°¨ÀÏ |
ä¿ë½Ã±îÁö |
|
Áö¿ø¼·ù |
À̷¼/»çÁø |
|
|
|
´ã´çÄÁ¼³ÅÏÆ®: À̽¼ö ÀÌ»ç / 070-4486-1343 / 010-8806-9980 / lee@careerconnect.co.kr |
|
|
|
|